اليڪٽرڪ سوئچ گيئرايگزيڪيوٽو معيار
GB50227-2008 “شنٽ ڪيپيسيٽر ڊيوائس جي ڊيزائن لاءِ ڪوڊ
JB/T7111-1993 "هاء وولٹیج شنٽ ڪيپيسيٽر ڊوائيس"
JB/T10557-2006 "هاء وولٹیج رد عمل وارو مقامي معاوضو ڊيوائس"
DL/T 604-1996 “هاءِ وولٽيج شنٽ ڪيپيسٽرز لاءِ ٽيڪنيڪل حالتون ترتيب ڏيڻ”
مکيه ٽيڪنيڪل ڪارڪردگي انڊيڪس
1. Capacitance انحراف
1.1 اصل ظرفيت ۽ ڊيوائس جي ريٽيڊ ڪيپيسيٽينس جي وچ ۾ فرق 0- +5 % جي رينج جي اندر آھي.معيار ٻين ڪارخانن جي ڀيٽ ۾ اعلي آهي
1.2 ڊوائيس جي ڪنهن به ٻن لائين ٽرمينلز جي وچ ۾ وڌ کان وڌ ۽ گھٽ ۾ گھٽ گنجائش جو تناسب 1.02 کان وڌيڪ نه هجڻ گهرجي.
2. Inductance انحراف
2.1 هيٺ ڏنل درجه بندي موجوده، رد عمل جي قيمت جي قابل اجازت انحراف 0 ~ + 5٪ آهي.
2.2 هر مرحلي جي رد عمل جي قيمت ٽن مرحلن جي سراسري قدر جي ± 2٪ کان وڌيڪ نه هوندي.